cb84ff78e861e9befbe606151e16c86b

Микросхема SN74HCT74D, ТМ2

Поставка электронных компонентов в Тюмень

17,64 руб.

x 17,64 = 17,64
Сроки поставки выбранного компонента в Тюмень уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней17,64руб.16,41руб.15,88руб.15,52руб.14,46руб.14,11руб.13,76руб.12,70руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней31,93руб.29,28руб.28,75руб.28,05руб.26,11руб.25,58руб.24,87руб.22,40руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней41,28руб.38,10руб.37,22руб.36,34руб.33,87руб.32,99руб.32,28руб.28,93руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней21,17руб.19,40руб.19,05руб.18,52руб.17,29руб.16,93руб.16,41руб.14,82руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней40,75руб.37,57руб.36,69руб.35,81руб.34,75руб.33,52руб.31,75руб.28,58руб.

Характеристики

SN74HCT74D, ТМ2The SN74HCT74D is a dual positive-edge-triggered D-type Flip-flop with clear and preset. A low level at the preset (PRE) or clear (CLR) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements are transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of clock. Following the hold-time interval, data at the D input may be changed without affecting the levels at the outputs.

• Outputs can drive up to 10 LSTTL loads
• Inputs are TTL-voltage compatible
• 40µA Maximum low power consumption
• 17ns Typical tpd
• ±4mA Output drive at 5V
• 1µA Maximum low input current
• Green product and no Sb/Br

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 14-SOIC (0.154», 3.90mm Width), инфо: Логический элемент ТТЛ Триггер D-типа х 2 КМОП кристалл, примечание: ТМ2